Globalization concept

MSP430F5329IPNR LQFP-80 Komponenti elettroniċi ċirkwit integrat Mikro kontrollur

MSP430F5329IPNR LQFP-80 Komponenti elettroniċi ċirkwit integrat Mikro kontrollur

Deskrizzjoni qasira:

MSP430F5329IPNR 25 MHz MCU bi 128KB Flash, 10KB SRAM, 12-bit ADC, komparatur, DMA, UART/SPI/I2C, multiplikatur HW


Dettall tal-Prodott

Riċerka

Tags tal-Prodott

Karatteristiċi għall-MSP430F5329

●Low provvista vultaġġ firxa: 3.6 V sa 1.8 V
●Ultra-low konsum ta 'enerġija

○Modalità attiva (AM): l-arloġġi tas-sistema kollha attivi 290 µA/MHz fi 8 MHz, 3 V, eżekuzzjoni tal-programm flash (tipiku) 150 µA/MHz fi 8 MHz, 3 V, eżekuzzjoni tal-programm RAM (tipiku)
○Modalità Standby (LPM3): arloġġ f'ħin reali (RTC) bi kristall, watchdog, u superviżur tal-provvista operattivi, żamma sħiħa RAM, wakeup veloċi: 1.9 µA f'2.2 V, 2.1 µA fi 3 V (tipiku) ○oxxillatur b'qawwa baxxa (VLO), counter għal skopijiet ġenerali, għassies, u superviżur tal-provvista operattivi, żamma sħiħa ta' RAM, wakeup mgħaġġel: 1.4 µA fi 3 V (tipiku)
○Modalità Mitfija (LPM4): żamma sħiħa ta' RAM, superviżur tal-provvista operattiv, wakeup mgħaġġel: 1.1 µA fi 3 V (tipiku)
○Modalità ta' għeluq (LPM4.5): 0.18 µA fi 3 V (tipiku)

●Qawmien mill-modalità standby fi 3.5 µs (tipiku)
●Arkitettura RISC 16-bit, memorja estiża, arloġġ tas-sistema sa 25-MHz
●Flexible power-ġestjoni tas-sistema

○LDO kompletament integrat b'vultaġġ tal-provvista tal-qalba regolat programmabbli
○Supply vultaġġ ta 'superviżjoni, monitoraġġ, u brownout

●Sistema ta 'arloġġ unifikata

○FLL linja ta 'kontroll għall-istabbilizzazzjoni tal-frekwenza
○Sors ta’ arloġġ intern ta’ frekwenza baxxa ta’ enerġija baxxa (VLO)
○Sors ta’ referenza interna mirquma bi frekwenza baxxa (REFO)
○ Kristalli tal-għassa ta' 32-kHz (XT1)
○Kristalli ta' frekwenza għolja sa 32 MHz (XT2)

●16-bit timer TA0, Timer_A b'ħames reġistri qbid/tqabbil
●16-bit timer TA1, Timer_A bi tliet reġistri qbid/tqabbil
●16-bit timer TA2, Timer_A bi tliet reġistri qbid/tqabbil
●16-bit timer TB0, Timer_B b'seba 'qbid/tqabbel shadow reġistri
●Żewġ interfaces ta' komunikazzjoni serjali universali (USCIs)

○USCI_A0 u USCI_A1 kull wieħed jappoġġa:

UART mtejba tappoġġja skoperta awtomatika tar-rata tal-baud

IrDA encoder u decoder

SPI sinkroniku

○USCI_B0 u USCI_B1 kull wieħed jappoġġa:

I2C

SPI sinkroniku

●Sistema ta 'enerġija integrata 3.3-V
●12-bit konvertitur analog-to-diġitali (ADC) b'referenza interna, kampjun-and-hold, u karatteristika autoscan
●Comparator
●Hardware multiplikatur jappoġġja operazzjonijiet 32-bit
●Serial programmazzjoni abbord, l-ebda vultaġġ ta 'programmazzjoni esterna meħtieġa
●3-kanal DMA intern
●Basic timer b'karatteristika RTC
●Device Paragun jiġbor fil-qosor il-membri tal-familja disponibbli

Deskrizzjoni għall-MSP430F5329

Il-familja TI MSP430™ ta 'mikrokontrolluri ta' enerġija ultra baxxa tikkonsisti f'diversi apparati li fihom settijiet differenti ta 'periferali mmirati għal diversi applikazzjonijiet.L-arkitettura, flimkien ma 'modi estensivi ta' enerġija baxxa hija ottimizzata biex tikseb ħajja estiża tal-batterija f'applikazzjonijiet ta 'kejl portabbli.L-apparat għandu CPU RISC b'saħħtu ta '16-il bit, reġistri ta' 16-il bit, u ġeneraturi kostanti li jikkontribwixxu għall-effiċjenza massima tal-kodiċi.L-oxxillatur ikkontrollat ​​b'mod diġitali (DCO) jippermetti li l-apparati jinxtegħlu minn modi ta 'enerġija baxxa għal mod attiv fi 3.5 µs (tipiku).

L-MSP430F5329, MSP430F5327, u MSP430F5325 huma konfigurazzjonijiet ta' mikrokontrolluri b'LDO integrat ta' 3.3-V, erba' tajmers ta' 16-il bit, ADC ta' 12-il bit ta' prestazzjoni għolja, żewġ USCIs, multiplikatur tal-ħardwer, DMA, RTC u modulu b'kapaċitajiet ta' allarm. 63 pinnijiet I/O.

L-MSP430F5328, MSP430F5326, u MSP430F5324 jinkludu dawn il-periferali kollha iżda għandhom 47 pin I/O.

Applikazzjonijiet tipiċi jinkludu sistemi ta 'sensuri analogi u diġitali, data loggers, u diversi applikazzjonijiet għal skopijiet ġenerali.

Għal deskrizzjonijiet kompluti tal-moduli, ara l-Gwida għall-Utent tal-Familja MSP430F5xx u MSP430F6xx.


  • Preċedenti:
  • Li jmiss:

  • 1. Min huma l-istaff fid-dipartiment R & D tiegħek?X'inhuma l-kwalifiki tiegħek?

    -Direttur ta 'R & D: ifformula l-pjan ta' R & D fit-tul tal-kumpanija u taqbad id-direzzjoni tar-riċerka u l-iżvilupp;Tiggwida u tissorvelja d-dipartiment tar-R&D biex timplimenta l-istrateġija tal-R&D tal-kumpanija u l-pjan annwali tar-R&D;Ikkontrolla l-progress tal-iżvilupp tal-prodott u aġġusta l-pjan;Twaqqaf tim ta 'riċerka u żvilupp tal-prodott eċċellenti, verifika u taħriġ ta' persunal tekniku relatat.

    Maniġer tar-R & D: agħmel pjan ta 'R & D ta' prodott ġdid u juri l-fattibilità tal-pjan;Jissorvelja u jimmaniġġja l-progress u l-kwalità tax-xogħol ta 'R&D;Irriċerka l-iżvilupp ta 'prodott ġdid u tipproponi soluzzjonijiet effettivi skont il-ħtiġijiet tal-klijenti f'oqsma differenti

    Persunal tar-R&D: jiġbor u jsolvi dejta ewlenija;Programmazzjoni tal-kompjuter;Tmexxija ta' esperimenti, testijiet u analiżi;Ipprepara materjali u tagħmir għal esperimenti, testijiet u analiżi;Irreġistra d-dejta tal-kejl, agħmel kalkoli u tħejji charts;Twettaq stħarriġ statistiku

     

    2. X'inhi l-idea tiegħek ta 'riċerka u żvilupp tal-prodott?

    - Il-kunċett tal-prodott u l-għażla tal-prodott id-definizzjoni u l-evalwazzjoni tal-prodott u d-disinn tal-pjan tal-proġett u t-tnedija tal-ittestjar u l-validazzjoni tal-prodott fis-suq

    Ikteb il-messaġġ tiegħek hawn u ibgħatilna

    Il-vantaġġi tagħna jinsabu fil-korsiji kummerċjali li ġejjin: